[英]Generic Makefile
我正在寻找一个通用的makefile,它将在当前目录和所有子目录(例如源代码,测试文件,gtest等)中构建所有C ++文件。
我花了几个小时尝试了几次,最终确定了源子目录的make文件解决方案。
我需要对其进行三处更改:
我设法破坏了makefile,如下所示,这样运行make就可以
make:***没有规则可以使myProgram'成为目标
%.cpp=%.o', needed by
'。 停止。
我该如何做这三件事?
# Recursively get all *.cpp in this directory and any sub-directories
SRC = $(shell find . -name *.cc) $(shell find . -name *.cpp)
INCLUDE_PATHS = -I ../../../ -I gtest -I dummies
#This tells Make that somewhere below, you are going to convert all your source into
#objects
# OBJ = src/main.o src/folder1/func1.o src/folder1/func2.o src/folder2/func3.o
OBJ = $(SRC:%.cc=%.o %.cpp=%.o)
#Tells make your binary is called artifact_name_here and it should be in bin/
BIN = myProgram
# all is the target (you would run make all from the command line). 'all' is dependent
# on $(BIN)
all: $(BIN)
#$(BIN) is dependent on objects
$(BIN): $(OBJ)
g++
#each object file is dependent on its source file, and whenever make needs to create
# an object file, to follow this rule:
%.o: %.cc
g++ -c $(INCLUDE_PATHS) $< -o $@
[更新]谢谢您到目前为止的帮助。 为了解决一些意见,我无法控制混合的* .cc和* .cpp扩展名,我可以说目录树中永远不会有我不希望包含的源文件。在构建中。
我仍无法使用SRC,因为找不到输入文件。 我想我应该更多地考虑find命令,因为自从我使用Linux已经有一段时间了。
伊坦指出了您的问题。 但是您不必执行两次替换,只需:
OBJ := $(addsuffix .o,$(basename $(SRCS)))
并且,在使用shell
函数时,应该始终使用:=
而不是=
进行分配。
那是一个相当糟糕的makefile:它不会为您构建头文件依赖项,因此您最终可能会损坏构建文件。
我毫不客气地推荐这个 。
声明:本站的技术帖子网页,遵循CC BY-SA 4.0协议,如果您需要转载,请注明本站网址或者原文地址。任何问题请咨询:yoyou2525@163.com.