簡體   English   中英

我應該在邏輯電路設計中消除輸入嗎?

[英]Should I eliminate inputs in a logic circuit design?

最近我進行了一次考試,在邏輯電路上對我們進行了測試。 我在那次考試中遇到了從未有過的事情。 請原諒我,因為我不記得給出的確切問題,因此我們還沒有得到評分。 但是,我將描述問題。

該問題有3或4輸入。 我們被告知要簡化,然后為簡化而繪制邏輯電路設計。 但是,當我簡化時,我最終消除了其他輸入,最終只得到了

A

我還有另一個這樣的問題,那里有4個輸入,當我簡化時,我得到了3個。 我的問題是:

如何處理消除的輸入? 我只是沒有電路嗎? 我怎么畫呢?

顯然,它並沒有消除輸入,而是表達了簡化的結果,您需要考慮使用邏輯電路來實現。

例如,如果您有一個由3個輸入給定的表達式,即A, B & c的組合,則可能的文字可以是2^9 = 9介於000111之間。 現在,當您說您的簡化導致A ,這意味着這9個輸入組合中的任何一個將導致包含A值。

一個例子的布爾表達式簡化為輸出A真值表如下,

 A B | Output = A 
------------------
 0 0 |     0
 0 1 |     0
 1 0 |     1
 1 1 |     1

通常,輸出是一項不能消除的要求,即使最終取決於單個輸入也是如此。 如果輸入A流經輸出Y,則只需在圖中將A連接到Y。 如果輸出Y始終為0或1,則將輸入的0或1連接到輸出Y。

另一方面,輸入是問題定義中可能的因素,而不是必需的因素。 與輸出無關的輸入根本不需要在電路圖中顯示。

暫無
暫無

聲明:本站的技術帖子網頁,遵循CC BY-SA 4.0協議,如果您需要轉載,請注明本站網址或者原文地址。任何問題請咨詢:yoyou2525@163.com.

 
粵ICP備18138465號  © 2020-2024 STACKOOM.COM